В.В.Амосов | Схемотехника и средства проектирования цифровых устройств (2012) [PDF]
Автор: В.В.Амосов
Название: Схемотехника и средства проектирования цифровых устройств
Год: 2012
Издательство: БХВ-Петербург
ISBN: 978-5-9775-0018-0
Отрасль (жанр): Схемотехника, проектирование
Формат: PDF
Качество: Хороший скан с черно-бел. илл.
Количество страниц: 560
Описание:Приводится описание схемотехники цифровых устройств. Основное внимание уделяется обучению разработке программно-аппаратных комплексов, содержащих процессор: написание поведенческих и структурных VHDL и Verilog HDL-моделей, их тестирование и функциональное тестирование выполнения программ. Описывается современный инструментарий разработчика. На примерах дается описание использования этого инструментария. Каждая глава содержит упражнения или лабораторные работы, позволяющие закрепить теоретический материал. Достоинством книги является сочетание теории и практики, что позволяет легко освоить этапы разработки программно-аппаратных комплексов, включая тестирование как аппаратной, так и программной составляющих.
Введение
Часть 1. ТРАНЗИСТОРНАЯ СХЕМОТЕХНИКА. БАЗОВЫЕ СХЕМЫ СЕРИЙ ЭЛЕМЕНТОВ ЦИФРОВОЙ ТЕХНИКИ
Глава 1. Основные понятия и методы анализа устройств транзисторной схемотехники
Глава 2. Простейшие схемы аналоговой техники, элементы цифровой техники
Глава 3. Логики серий микросхем. Транзисторно-транзисторная логика (ТТЛ)
Глава 4. Эмиттерно-связанная логика (ЭСЛ)
Глава 5. Логические элементы на МДП-транзисторах
Часть 2. КОМБИНАЦИОННЫЕ И ПОСЛЕДОВАТЕЛЬНОСТНЫЕ ЛОГИЧЕСКИЕ УСТРОЙСТВА, ИХ ОПИСАНИЕ НА ЯЗЫКЕ VHDL. СРЕДСТВО ПРОЕКТИРОВАНИЯ ФИРМЫ ALTERA - MAX + PLUS II
Глава 6. Комбинационные и последовательностные логические устройства
Глава 7. Переходные процессы в комбинационных логических устройствах
Глава 8. Запоминающие элементы логических устройств
Глава 9. О необходимости тактирования схем ЦУ. Последовательные и параллельные регистры
Глава 10. Счетные элементы (СЭ) или элементы счетчиков
Часть 3. ФУНКЦИОНАЛЬНЫЕ УСТРОЙСТВА ЦТ СРЕДНЕЙ ИНТЕГРАЦИИ, ИХ ОПИСАНИЕ НА ЯЗЫКЕ VHDL
Глава 11. Дешифраторы (DC), особенности языка VHDL
Глава 12. Шифраторы
Глава 13. Мультиплексоры
Глава 14. Компараторы (СМР)
Глава 15. Устройства недопущения, обнаружения и устранения ошибок
Глава 16. Кодер и декодер Хемминга
Глава 17. Многоразрядные сумматоры, арифметико-логические устройства (АЛУ) и умножители
Глава 18. Схемы памяти
Глава 19. Структуры построения специальных схем памяти, RAM и ROM
Глава 20. Классификация и этапы разработки специализированных БИС
Часть 4. ПОВЕДЕНЧЕСКИЕ И СТРУКТУРНЫЕ VHDL-МОДЕЛИ СЛОЖНЫХ ЦИФРОВЫХ УСТРОЙСТВ НА ПРИМЕРЕ VHDL-МОДЕЛЕЙ ПРОЦЕССОРА DP-32, ИХ ТЕСТИРОВАНИЕ
Глава 21. Типы и уровни проектирования сложных цифровых устройств, концепсии языка VHDL
Глава 22. Поведенческая VHDL-модель процессора DP-32. Ко-симуляция
Глава 23. Архитектура и структурная VHDL-модель процессора DP-32. Ко-симуляция
Глава 24. Обнаружение и исправление ошибок VHDL-моделей цифровых устройств. VHDL-модели современных процессоров
Часть 5. ЯЗЫК ПРОЕКТИРОВАНИЯ VERILOG HDL. ПРИМЕРЫ, ИНСТРУМЕНТАРИЙ
Глава 25. Язык проектирования Verilog HDL
Глава 26. Verilog HDL-проекты импульсного фильтра и параллельного регистра
Глава 27. Verilog HDL-проект арифметико-логического устройства (спецификация проекта)
Часть 6. СРЕДСТВА ПРОЕКТИРОВАНИЯ ФИРМЫ MENTOR GRAPHICS
Глава 28. Редакторы системного и архитектурного уровней (HDL Designer). Примеры использования
Глава 29. Стимулятор (Model Sim). Пример использования
Глава 30. Синтез логических схем. Получение файлов для конфигурирования ПЛИС
Часть 7. СРЕДСТВА ПРОЕКТИРОВАНИЯ ФИРМЫ ACTEL
Глава 31. Libero IDE. Возможные методы проектирования
Глава 32. Стартовый комплект для начала работы с ПЛИС Actel
Глава 33. Описание программируемых логических ИС (ПЛИС) фирмы Actel
Часть 8. СРЕДСТВА ПРОЕКТИРОВАНИЯ ФИРМЫ ALTERA ДЛЯ ЦИФРОВЫХ УСТРОЙСТВ СРЕДНЕЙ ИНТЕГРАЦИИ
Глава 34. Стартовый комплект для работы с ПЛИС Altera
Глава 35. Примеры проектирования и программирования в ПЛИС фирмы Altera
Глава 36. Описание ПЛИС FLEX 10К фирмы Altera
Часть 9. СРЕДСТВА ПРОЕКТИРОВАНИЯ ФИРМЫ ALTERA ДЛЯ ЦИФРОВЫХ УСТРОЙСТВ БОЛЬШОЙ ИНТЕГРАЦИИ
Глава 37. Описание программируемых логических больших ИС (ПЛБИС) APEX фирмы Altera
Глава 38. Excalibur - набор разработчика фирмы Altera
Глава 39. Встраиваемый процессор Nios
ПРИЛОЖЕНИЯ
Литература
Предметный указатель
Скриншоты: Время раздачи: с 16:00 до 24:00 Мск